CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی مبنای ٣ مدار تمام جمع کننده مد جریان دو جهته

عنوان مقاله: طراحی مبنای ٣ مدار تمام جمع کننده مد جریان دو جهته
شناسه ملی مقاله: ACCSI11_010
منتشر شده در یازدهمین کنفرانس سالانه انجمن کامپیوتر ایران در سال 1384
مشخصات نویسندگان مقاله:

کیوان ناوی - دانشکده مهندسی برق و کامپیوتردانشگاه شهید بهشتی
آزاده منصوری

خلاصه مقاله:
هدف اصلی این مقاله طراحی جدیدی از مدار تمام جمع کننده دو جهته مد جریان در مبنای ٣ می باشد. جهت بهبود کارایی مدار، نوع جدیدی از مدار تشخیص آستانه مد ولتاژ پیشنهاد داده می شود که از آن به جای مدار تشخیص آستانه مد جریان استفاده شده است. با استفاده از طراحی مبنای ٣، تغییرات منطقی ارقام برای سیگنال جمع میانی ١ و رقم نقلی ٢ تمام جمع کننده، در دامنه { ١و ٠و ١- خواهد بود. طراحی جدید مدار تشخیص آستانه بعلاوه استفاده از مبنای ٣ و همچنین کاهش تعداد ترانزیستورهای مصرف شده ، سرعت را در مدار تمام جمع کننده افزایش می دهد و در نهایت کارایی مدار افزایش خواهد یافت. نتایج حاصل شده به وسیله شبیه سازی توسط نرم افزارHspice به دست آمده است.

کلمات کلیدی:
VLSI, SDFA, TD, Carry, SumوWiring

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/127099/