CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی و پیاده سازی پردازنده میدان گالیوس GF2m

عنوان مقاله: طراحی و پیاده سازی پردازنده میدان گالیوس GF2m
شناسه ملی مقاله: ISCEE04_039
منتشر شده در چهارمین کنفرانس دانشجویی مهندسی برق ایران در سال 1380
مشخصات نویسندگان مقاله:

ساسان کمیلی زاده - گروه مهندسی برق و کامپیوتر دانشکده فنی دانشگاه تهران
محمدرضا موحدین
سیدحمیدرضا جمالی

خلاصه مقاله:
میدان گالیوس درمخابرات دیجیتال و بخصوص در مباحثتئوری کدینگ و تصحیح خطا کاربرد زیادی دارد سخت افزارهایی که بتوانند الگوریتمهای این میدان را پیاده سازی نمایند از پیچیدگی زیادی برخوردار می باشند اما نکته ای که در همه این الگوریتم ها مشترک می باشد عملیات محاسباتی چند جمله ای ها در میدان گالیوس می باشد بدین منظور پردازنده ای طراحی و پیاده سازی شده است که به راحتی میدان گالیوس GF2m را برای mهای کمتر از نه تولید کرده و عملیات ریاضی جمع، ضرب و تقسیم را به هر دو نمایش چند جمله ای و نمایش نمایی در یک پالس ساعت انجام میدهد درعین حال پردازنده به گونه ای طراحی گردیده است که از آن می توان به عنوان یک میکروکنترلر ساده نیز استفاده نمود.

کلمات کلیدی:
میدان، گالیوس، چند جمله ای، ساده نشدنی، مقدماتی، پردازنده، اسمبلی

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/127964/