CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی مدار تقویت کننده کم نویز با استفاده از سلف فعا ل با ضریب کیفیت بالا در تکنولوژی CMOS ۰.۱۸um

عنوان مقاله: طراحی مدار تقویت کننده کم نویز با استفاده از سلف فعا ل با ضریب کیفیت بالا در تکنولوژی CMOS ۰.۱۸um
شناسه ملی مقاله: ICECM06_089
منتشر شده در ششمین کنفرانس بین المللی پژوهش های نوین در مهندسی برق، کامپیوتر، مکانیک و مکاترونیک در ایران و جهان اسلام در سال 1402
مشخصات نویسندگان مقاله:

حجت بابایی کیا - استادیار موسسه آموزش عالی علم وفن ارومیه، ارومیه ، ایران

خلاصه مقاله:
در این مقاله طراحی مدار تقویت کننده کم نویز با استفاده از سلف فعال در تکنولوژی CMOS ۰.۱۸um ارائه شده است. درمدار ارائه شده از سلف فعال قابل تنظیم به جای سلف پسیو استفاده شده است. در توپولوژی مدار تقویت کننده کم نویز از توپولوژی تقویت کننده کسکود سورس مشترک با فیدبک RC استفاده شده است. جهت تطبیق امپدانس ورودی و خروجی ازمدار سورس فالور استفاده شده است. مدار طراحی شده با استفاده از نرم افزار کیدنس شبیه سازی شده و نتایج بدست آمده در فرکانس ۱/۵۷GHz بدین صورت می باشد. S۲۱=۲۱ dB , S۱۱=-۱۷dB, S۲۲= -۱۶ dB و NFmin=۱.۹dB. کل مصرف توان این مدار با تغذیه ۱.۸ ولت برابر ۱۳.۵ میلی وات می باشد. در این مدار با بکار بردن سلف فعال با ضریب کیفیت بالا و با دارا بودن قابلیت تنطیم سلف فعال قابلیت مدار بهتر شده وسایز نهایی IC بطور چشمگیر کاهش می یابد.

کلمات کلیدی:
تقویت کننده کم نویز، سلف فعال، سورس فالور، کیدنس، عدد نویز

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/1708085/