CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

شبیه سازی توان پایین یک سلول مدار تمام جمع کننده CMOS یک بیتی

عنوان مقاله: شبیه سازی توان پایین یک سلول مدار تمام جمع کننده CMOS یک بیتی
شناسه ملی مقاله: EITCONF02_013
منتشر شده در دومین کنفرانس بین المللی پیشرفت های اخیر در مهندسی، نوآوری و تکنولوژی در سال 1402
مشخصات نویسندگان مقاله:

مهبد زمانپور - دانشجوی کارشناسی تکنولوژی الکترونیک، دانشگاه فنی و حرفه ای پسران چمران رشت
مصطفی خشنود - دکتری برق، الکترونیک، مدرس دانشگاه چمران رشت

خلاصه مقاله:
مدار تمام جمع کننده در مدارهای منطقی برای محاسبات دیجیتالی استفاده میشود، سرعت و مصرف توان پارامترهای اساسی در این مدارها است، به همین دلیل پروسه ساخت مدارهای دیجیتال با کاهش مصرف توان و افزایش سرعت در تمام جمع کننده ها تحت تاثیر قرار میگیرد. تمام جمع کننده ی توان پایین بر پایه ی مبدل CMOS قرار داده شده است و با ساختار درختی برای مدارهای محاسباتی با کیفیت بالا به کار میروند. در این مقاله از ساختار شبیه سازی آبشاری استفاده خواهد شد، تا تمام جمع کننده ها را در چنین محیطی بسنجد. مدارهای مطالعه شده از لحاظ بازده انرژی، با استفاده از تکنیک پردازش ۱۸/۰ µm, CMOSبهینه شده اند. به همین خاطر تمام جمع کننده ی پیشنهادی، منطق نوسانی خوب و خروجی های بهینه ای را نشان میدهد.

کلمات کلیدی:
تمام جمع کننده، CMOS، شبیه سازی، LNA و اسیلاتور

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/1767046/