CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

مدل سازی و شبیه سازی مدولاسیون بردار فضایی اینورتر سه سطحی با استفاده از FPGA SYSTEM GENERATOR

عنوان مقاله: مدل سازی و شبیه سازی مدولاسیون بردار فضایی اینورتر سه سطحی با استفاده از FPGA SYSTEM GENERATOR
شناسه ملی مقاله: ISFAHANELEC01_092
منتشر شده در اولین کنفرانس ملی مهندسی برق اصفهان در سال 1391
مشخصات نویسندگان مقاله:

محمد آهی اندی - کارشناس ارشد مهندسی برق - الکترونیک قدرت
مصطفی محمدیان - عضو هیئت علمی دانشگاه تربیت مدرس

خلاصه مقاله:
در این مقاله طراحی و شبیه سازی کنترل یک اینورتر سه سطحی با روش مدولاسیون بردار فضایی با استفاده از (FPGA)Field Programmable Gate Arrey گردیده است که می‌تواند بر روی یک جیپ FPGA پیاده‌سازی شود. برای کنترل سیستم از جهت ابزارهای Matlab Simulink که در این جعبه ابزار قابلیت برنامه‌ریزی چیپهای FPGA با عنوان SYSTEM GENERATOR اضافه به استفاده شده است. در این قابلیت می‌توان کنترل سیستم را همانند Matlab Simulink با استفاده فرمول‌های ریاضی شبیه سازی نمود. که در نهایت به ما کدهای VHDL را همراه با پاسخ سیستم ارائه می‌دهد. استفاده از یک چیپ FPGA نسبت به یک سیستم که شامل ریز پردازنده و حافظ خارجی است به دلیل وجود مزایای فراوانی شامل استفاده از توان کمتر و فضای کمتر، زمان طراحی کوتاه‌تر، سرعت بیشتر و قابلیت اعتماد بیشتر ترجیح داده می‌شود. در این مقاله از یک اینورتر چند سطحی استفاده گردیده است. اینورتر های چند سطحی به علت عملکرد ممتاز نسبت به اینورتر های با سطحی به طور فزاینده‌ای در کاربردهای مختلف مورد استفاده قرار می‌گیرد. یکی از روش‌های مدولاسیون اینورتر های چند سطحی، روش مدولاسیون بردار فضایی SVPWM می‌باشد آماده سازی SVPWM کاملاً پیچی باشد. در این مقاله از روش مدولاسیون آفتی برای محاسبه زمان سوئیچینگ استفاده شده است.

کلمات کلیدی:
د FPGA ، SVPWM ، اینورتر، System Generator

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/237036/