CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

شبیه سازی محدود کننده جریان خطا (FCL) در سیستمهای قدرت با نرم افزار PSCAD/EMTDC

عنوان مقاله: شبیه سازی محدود کننده جریان خطا (FCL) در سیستمهای قدرت با نرم افزار PSCAD/EMTDC
شناسه ملی مقاله: ISCEE16_404
منتشر شده در شانزدهمین کنفرانس دانشجویی مهندسی برق ایران در سال 1392
مشخصات نویسندگان مقاله:

نجمه یزدان پناهی

خلاصه مقاله:
کاربرد محدود کننده ها در شبکه قدرت مفهومی آشناست که لزوم کاربرد آنها را هنگام برخورد با بارهای بزرگ در جلوگیری از تغییرات مهم و اساسی آشکار می سازد. نیاز به روشهای کنترل و اداره کردن آنها بدون کمترین تلفات در سیستم و محدود کردن جریان خطا توسط یک سطح کنترل پذیر مقدمه ای برای جبران خطای بزرگتر در شبکه می باشد. افزایش جریان خطا تاثیر بسزایی در سیستم داشته و اثرات مکانیکی و خسارات حرارتی به همراه جریان اتصال کوتاه بالا را شامل می شود. راه جلوگیری از این افزایش استفاده از بریکرهای سرعت بالا FCL می باشد. مبنای کار همه FCL ها قانون اهم بوده که، بیشترین امپدانس کمترین جریان را نتیجه می دهد. این مدار می تواند ایمنی و قابلیت اعتماد و کیفیت توان را با محدود کردن جریان در یک سطح پایین، افزایش دهد. در این مقاله به بیان ریاضی میزان بهبود ولتاژ (rrrv) در یک بریکر متصل به محدود کننده جریان خطا (fcl) به عنوان تابعی از مقاومت ظاهری محدود کننده Zfcl و جریان محدود شده وقتی خطا در نزدیکی بار رخ می دهد و شبیه سازی این محدودکننده با استفاده از نرم افزار PSCAD/EMTDC، می پردازیم.

کلمات کلیدی:
افت ولتاژ، سرعت افزایش بهبود ولتاژ، FCL (محدود کننده جریان خطا)

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/265456/