CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

بررسی پیکره بندی سوئیچ ورودی برای مدارهای بوت استریپ گیت S/H در ولتاژ کاری پایین و ارائه یک تکنیک کاهش نویز با استفاده از کاهش اثر بدنه

عنوان مقاله: بررسی پیکره بندی سوئیچ ورودی برای مدارهای بوت استریپ گیت S/H در ولتاژ کاری پایین و ارائه یک تکنیک کاهش نویز با استفاده از کاهش اثر بدنه
شناسه ملی مقاله: NCNIEE03_090
منتشر شده در سومین کنفرانس ملی ایده های نو در مهندسی برق در سال 1393
مشخصات نویسندگان مقاله:

مهدی دولتشهای - دانشگاه آزاد اسلامی واحد نجف آباد
کتایون کوهی حبیبی دهکردی - دانشگاه آزاد اسلامی واحد نجف آباد

خلاصه مقاله:
در این تحقیق بررسی پیاده سازی سوییچ بوت استریپ دسوکی برای تکنولوژی 65nm جهت خطی کردن زیاد مدارات از ابتدا تاانتهای پروسه ارایه شده است، همچنین یک روش کاهش نویز برای مدارهای S & H پیشنهاد شده است. یک تقویت کننده برای فراهم کردنولتاژ درایو گیت وجود دارد و رسانائی ماسفت به واسطه حذف کردن اثر بدنه ثابت نگه داشته شده است. این روش اجازه میدهد که هارمونیکدوم نویز (HDZ) را به واسطه تنظیم کردن گین مینیمم شود. علاوه بر این نویز باقی مانده به ویژگی های آپ امپ تقویت کننده بستگی ندارد.

کلمات کلیدی:
اثر بدنه، سوئیچ بوت استریپ گیت، عملکرد ولتاژ پایین، مبدل آنالوگ به دیجیتال - ADC ، مدار sample & hold

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/348694/