CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی حلقه قفل شذه تاخیر با استفاده از آشکارساز فاز/فرکانس سرعت بالا

عنوان مقاله: طراحی حلقه قفل شذه تاخیر با استفاده از آشکارساز فاز/فرکانس سرعت بالا
شناسه ملی مقاله: ICEEE06_260
منتشر شده در ششمین کنفرانس مهندسی برق و الکترونیک ایران در سال 1393
مشخصات نویسندگان مقاله:

محمداسماعیل قربانی - کارشناس ارشد دانشگاه آزاد اسلامی واحد اراک
محمد غلامی - دانشجوی دکتری دانشگاه صنعتی نوشیروانی بابل

خلاصه مقاله:
در این مقاله ساختار حلقه قفل شده تأخیر (DLL) که دارای گستره فرکانسی وسیع و سرعت عملکرد مطلوبی است ارائه شده است. در همین راستا، ساختار جدیدی از آشکار ساز فاز/فرکانس به عنوان اصلی ترین بلوک DLL، جهت افزایش گستره فرکانس و سرعت عملکرد (سرعت قفل) طراحی شده است. مدار PFD پیشنهادی ساختار نوینی بوده که با حذف مسیر ریست، مدت زمان تأخیر طول مسیر ریست بطور قابل ملاحظه ای کاهش یافته و این امر سبب کاهش ناحیه مرده گردیده و به تبع آن سرعت مدار افزایش یافته است. این ساختار دارای زمان نشست کم، ناحیه مرده کوچک، گستره فرکانس بالا و اتلاف توان پایینی می باشد. تکنولوژی مورد استفاده در این طراحی TSMC 0.18 μm CMOS با ولتاژ تغذیه 1.8V است. نتایج شبیه سازی نشان داده است که ساختار DLL ارائه شده دارای گستره فرکانسی ورودی وسیع در حدود (290-410 MHz) و زمان نشست در حد 25ns می باشد.

کلمات کلیدی:
حلقه قفل شده تأخیر، حلقه قفل شده فاز، آشکار ساز فاز/فرکانس، پمپ بار، خط تأخیر کنترل شونده با ولتاژ، Glitch

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/384071/