CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی و پیاده سازی سخت افزاری ضرب کننده استاندارد و کوتاه شده 16x16 بیت در قطعه FPGA Virtex-6

عنوان مقاله: طراحی و پیاده سازی سخت افزاری ضرب کننده استاندارد و کوتاه شده 16x16 بیت در قطعه FPGA Virtex-6
شناسه ملی مقاله: ICEEE06_274
منتشر شده در ششمین کنفرانس مهندسی برق و الکترونیک ایران در سال 1393
مشخصات نویسندگان مقاله:

رضا شعیبی - دانشجوی کارشناسی ارشد الکترونیک واحد علوم و تحقیقات خراسان رضوی
سیدرضا طالبیان - عضو هیئت علمی استادیار گروه برق دانشگاه بین المللی امام رضا

خلاصه مقاله:
ما در این مقاله یک ضرب کننده استاندارد و کوتاه شده 16x16 بیت را با زبان توصیف سخت افزاری سرعت بالا (VHDL) بر روی آرایه گیت قابل برنامه ریزی (FPGA) پیاده سازی می کنیم. از ضرب کننده ها در برنامه های کاربردی نظیر پردازش سیگنال دیجیتال (DSP)، پردازش تصویر، پاسخ ضربه متناهی (FIR)، بسیار استفاده می شود. هزینه توسعه برای کاربردهای مدارات مجتمع خاص (ASIC) ها بالا است. قبل از پیاده سازی باید الگوریتم تأیید شده و بهینه سازی شود. FPGA نسبت به ASIC ها دارای سرعت سخت افزاری و قابل انعطاف پذیر بودن می باشد. در این تحقیق ما به کاهش قابل توجه در تأخیر و مساحت دست یافتیم. ضرب کوتاه شده نسبت به ضرب استاندارد فضای کمتری نیاز دارد. در نتیجه تأخیر کمتر می شود. در این مقاله ما ضرب کننده استاندارد و کوتاه شده 16x16 بیت را در قطعه FPGA Virtex-6 شبیه سازی کردیم و آن را با نرم افزار Xilinx ISE 14.2 سنتز کردیم.

کلمات کلیدی:
زبان توصیف سخت افزاری سرعت بالا (VHDL)، ضرب کوتاه شده، آرایه گیت قابل برنامه ریزی (FPGA)، پردازش سیگنال دیجیتال (DSP) Virtex-6

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/384085/