CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی یک مدار تمام جمعکننده ی جدید برای تکنولوژی ولتاژ زیر آستانه

عنوان مقاله: طراحی یک مدار تمام جمعکننده ی جدید برای تکنولوژی ولتاژ زیر آستانه
شناسه ملی مقاله: TEDECE01_293
منتشر شده در کنفرانس ملی فن آوری، انرژی و داده با رویکرد مهندسی برق و کامپیوتر در سال 1394
مشخصات نویسندگان مقاله:

ابراهیم پاک نیت - دانشجوی کارشناسی ارشد مهندسی برق الکترونیک دانشگاه بین المللی امام رضا (ع)
سیدرضا طالبیان - عضو هیئ علمی دانشگاه بین المللی امام رضا (,ع)
میلاد جلالیان عباسی مراد - دانشجوی کارشناسی ارشد مهندسی برق الکترونیک دانشگاه بین المللی امام رضا(ع)

خلاصه مقاله:
در این مقاله یک ساختار جدید تمامجمعکنندهی تک بیتی ارائه شده است. مدارهای موجود برای بلوکهای تمامجمعکننده بررسی وهمچنین تمامجمعکنندهی طراحی شده با تمامجمعکنندههای رایج از نظر تأخیر انتشار، توان مصرفیP2DP و PDP در تکنولوژی ولتاژ زیر آستانه مقایسه شده است. نتایج شبیهسازی نرمافزارHSPICE نشان میدهد که تمامجمعکنندهی پیشنهادی با 51 ترانزیستور، نسبت به تمامجمعکنندهی TG که ساختار برتر تمامجمعکنندههای رایج میباشد، در مقدار PDP6.3 و در مقدارP2DP 51.21 بهبود یافته است. مقایسه ساختارهای تمامجمعکننده در منبع ولتاژ mV 132 انجام شده است

کلمات کلیدی:
جمعکننده تک بیتی، تکنولوژی ولتاژ زیر آستانه، تأخیر انتشار، توان مصرفی

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/396214/