CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

پیاده سازی سوییچ فابریک بسته ای بومی بر روی تراشهFPGA

عنوان مقاله: پیاده سازی سوییچ فابریک بسته ای بومی بر روی تراشهFPGA
شناسه ملی مقاله: CCCI08_130
منتشر شده در هشتمین کنفرانس ملی فرماندهی و کنترل ایران (C۴I) در سال 1393
مشخصات نویسندگان مقاله:

هادی خانی - مربی دانشگاه آزاد اسلامی واحد گرمسار، دانشکده فنی مهندسی، گروه کامپیوتر
ناصر یزدانی - استاد تمام - دانشگاه تهران دانشگاه تهران، دانشکده برق و کامپیوتر، آزمایشگاه روتر

خلاصه مقاله:
یک از ارکان امن سازی شبکه ملی اطلاعات ، بومی سازی تجهیزات مورد استفاده می باشد. تراشه سوییچ فابریک در بسیاری از تجهیزات پر سرعت شبکه استفاده می شود. با توجه به مخاطرات امنیتی استفاده از تراشه سوییچ فابریک خارجی، یک سوییچ فابریک بر روی تراشه FPGA پیاده سازی کردیم. این سوییچ فابریک دارای هشت پورت خروجی و هشت پورت ورودی می باشد. بسته های وارد شده از پورت ورودی بر اساس فیلد مقصد به پورت خروجی مناسب هدایت می شوند. حافظه مشترک از موفق ترین معماری ها برای پیاده سازی سوییچ فابریک می باشد. در این نوع معماری سوییچینگ به شکل بافر خروجی انجام شده که از کمترین تاخیر و بالاترین نرخ گذردهی برخوردار است. ولی پهنای باند حافظه گلوگاه این معماری می باشد.برای رفع این مشکل در ابتدای ورود بسته ها آنها را بر روی بانکهای حافظه تراشهFPGAپخش کرده و سپس آنها را جمع آوری می کنیم و در پایان بسته ها را مجدداً می سازیم. با توجه به پیاده سازی این سوییچ بر روی تراشه FPGA تجاری، علاوه بر امنیت انعطاف پذیری از مهمترین ویژگی این پیاده سازی می باشد. این سوییچ را می توان در کوتاهترین زمان و کمترین هزینه برای رفع نیازهای جدید تغییرداد. این سوییچ بر روی تراشهXC6VLX240Tاز خانوادهVirtex-6شرکتXilinxپیاده شده و به ظرفیت سوییچینگGbps80 رسیده است

کلمات کلیدی:
شبکه ملی اطلاعات ، سوییچ فابریک ، FPGA ، سیستمهای بازپیکر پذیر ، سوییچ حافظه مشترک

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/412532/