طراحی یک فلیپ فلاپ دینامیکی تریگر شده روی هر دو لبه ساعت در تکنولوژی CMOS
عنوان مقاله: طراحی یک فلیپ فلاپ دینامیکی تریگر شده روی هر دو لبه ساعت در تکنولوژی CMOS
شناسه ملی مقاله: NCAEE01_099
منتشر شده در نخستین همایش ملی دستاوردهای نوین در مهندسی برق در سال 1393
شناسه ملی مقاله: NCAEE01_099
منتشر شده در نخستین همایش ملی دستاوردهای نوین در مهندسی برق در سال 1393
مشخصات نویسندگان مقاله:
عبدالرضا پناهی - باشگاه پژوهشگران جوان و نخبگان، واحد ساوه، دانشگاه آزاد اسلامی واحد ساوه، ایران
حسین رحیمی - گروه برق،واحد الیگودرز، دانشگاه آزاد اسلامی، الیگودرز،ایران
خلاصه مقاله:
عبدالرضا پناهی - باشگاه پژوهشگران جوان و نخبگان، واحد ساوه، دانشگاه آزاد اسلامی واحد ساوه، ایران
حسین رحیمی - گروه برق،واحد الیگودرز، دانشگاه آزاد اسلامی، الیگودرز،ایران
در این مقاله عملکرد فلیپ فلاپ های نوع SET استاتیکی بررسی می شود و سپس پیاده سازی یک DET-FF بر اساس یک توپولوژی مشابه به آنچه در SET-FF استاتیکی مورد استفاده قرار می گیرد مرور خواهد شد. در راستای ارائه روش اجرایتحقیق نخست پیاده سازی دینامیکی SET-FF معرفی می شود و سپس پیاده سازی یک DET-FF دینامیکی که هدف اصلی تحقیق را تشکیل می دهد ارائه خواهد شد. سرانجام، کارکرد صحیح توپولوژی پیشنهادی برای DET-FF دینامیکی بر اساس نتایج شبیه سازی با نرم افزار HSPICE بررسی خواهد شد
کلمات کلیدی: فلیپ فلاپ ، SET-FF ، DET-FF ، HSPICE
صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/525372/