CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی و شبیه سازی مبدل آنالوگ به دیجیتال لوله ای مبتنی بر مقایسه گر ولتاژ پایین

عنوان مقاله: طراحی و شبیه سازی مبدل آنالوگ به دیجیتال لوله ای مبتنی بر مقایسه گر ولتاژ پایین
شناسه ملی مقاله: JR_TJEE-46-1_017
منتشر شده در شماره 1 دوره 46 فصل بهار در سال 1395
مشخصات نویسندگان مقاله:

مهدی حسین نژاد - کارشناس ارشد، دانشکده مهندسی برق و کامپیوتر - دانشگاه صنعتی خواجه نصیرالدین طوسی - تهران - ایران
حسین شمسی - استادیار، دانشکده مهندسی برق و کامپیوتر - دانشگاه صنعتی خواجه نصیرالدین طوسی - تهران - ایران

خلاصه مقاله:
در این مقاله، یک مبدل آنالوگ به دیجیتال لوله ای مبتنی بر مقایسه گر ولتاژ پایین طراحی شده است. حذف تقویت کننده و جایگزین کردنآن به وسیله یک مقایسه گر و منبع جریان تاثیر زیادی در کاهش توان مصرفی و پیچیدگی طراحی داشته است. برای طبقه اول از یک دو برابرکنندهبهره خازنی به عنوان MDAC استفاده شده است تا دقت لازم را برای ولتاژ خروجی طبقه اول فراهم آورد. به دلیل اثر بارگذاری طبقه دوم بر روی طبقه اول از یک MDAC با امپدانس ورودی بالا در طبقات بعدی استفاده شده است. استفاده از منبع جریان سری اصلاح شده در MDAC طبقات بعدی باعث شده تا به هنگام تغییر سیگنال ورودی، بالازدگی ناشی از تاخیر مقایسه گرها در کل محدوده سیگنال ورودی ثابت مانده و به حداقل مقدار خود رسیده و ازاینرو تاثیر زیادی در افزایش دقت ولتاژ باقیمانده در طبقات بعدی مبدل ایجاد نماید. این مبدل با استفاده از نرم افزار HSPICE در تکنولوژی 90nm سی ماس شبیه سازی شده است. نتایج شبیه سازی نشان می دهد که مقدار SNDR و SFDR به ترتیب برابر 56 دسی بل و 64/5 دسیبل در فرکانس نمونه برداری 25 مگاهرتز است. توان مصرفی این مبدل لوله ای 2 میلیوات با منبع تغذیه 1 ولت است.

کلمات کلیدی:
مبدل آنالوگ به دیجیتال لوله ای، مقایسه گر ولتاژ پایین، دوبرابرکننده بهره خازنی، منبع جریان

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/601040/