CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

بررسی طرح های تحمل پذیر عیب در آی سی های حافظه

عنوان مقاله: بررسی طرح های تحمل پذیر عیب در آی سی های حافظه
شناسه ملی مقاله: CEIC02_055
منتشر شده در دومین همایش ملی مهندسی برق کامپیوتر و فناوری اطلاعات در سال 1387
مشخصات نویسندگان مقاله:

فرزانه پاکزاد - دانشجوی کارشناسی ارشد معماری کامپیوتر دانشگاه آزاد اسلامی واحد اراک

خلاصه مقاله:
پیشرفت های چند سال اخیر در تکنولوژی حافظه های نیمه هادی به سوی چگالی بیشتر و تراشه های با کارایی بالاتر موجب پیدایش رقابت های جدیدی در حوزه ی قابلیت اطمینان برای طراحان سیستم های حافظه شده است. در تراشه های جدید طراحان سیستم حافظه توجه خاصی نه تنها به نوع خطا ها بلکه به حداقل رساندن آسیب پذیری سیستم در برابر عیوب قابلیت اطمینان می باشند. در این مقاله تعدادی از روش های طراحی برای کم کردن اثر خرابی های تراشه جهت بالا بردن قابلیت اطمینان و بازدهی ارائه شده است. تکنیک های تحمل پذیر عیب توضیح داده شده با بسیاری از طرح های حافظه موجود سازگار می باشند. مقاله تکنیک های مزبور را از نقطه نظر مساحت، قابلیت بازدهی و قابلیت اطمینان و بررسی می کند.

کلمات کلیدی:
آی سی های حافظه ، تحمل پذیری عیب ، افزونگی ، کدهای تصحیح خطا، قابلیت اطمینان ، بازدهی

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/63390/