روشی جدید در جهت بهینه سازی پاسخ لحظه ای جریان بار با بافر ولتاژ در یک و نتایج ساخت آزمایشگاهی LDO رگولاتور

سال انتشار: 1390
نوع سند: مقاله ژورنالی
زبان: فارسی
مشاهده: 236

فایل این مقاله در 14 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

JR_SAIRAN-2-3_001

تاریخ نمایه سازی: 8 خرداد 1400

چکیده مقاله:

در این مقاله ایده اضافه کردن یک بافر ولتاژ با انرژی کافی برای یک رگولاتور با افت ولتاژ کم مطرح می گردد. بافر ولتاژ پیشنهادی اضافه شده، شامل یک مدار افزایش جریان می شود ( LDO) که ویژگی روشن شدن سریع و خاموشی اتوماتیک را دارد و می تواند بصورت لحظه ای یک جریان اضافی برای شارژ و دشارژ خازن بزرگ گیت ترانزیستور قدرت فراهم نماید. بافر ولتاژ همچنین قادر در گیت ترانزیستور قدرت را افزایش دهد، بنابراین جریان خاموشی Slew Rate (SR) است که بصورت ثابت در حالت پایدار، در سطح کمی باقی می ماند. به علاوه مدار افزایش جریان LDO را بهبود می بخشد. LDO پیشنهادی یک شبکه فیدبک موازی خازنی است که پهنای باند حلقه طراحی و شبیه سازی شده BJT با ترانزیستورهای ،LDO بافر ولتاژ پیشنهادی اعمال شده به یک تنظیم می شود. ماکزیمم جریان V ۳ عمل کرده و ولتاژ خروجی روی ۲ V با ولتاژ ،LDO . ۴ است. انحراف گذرای بار ولتاژ تنظیم uA اندازه گیری شده )Iq( ۱۰۰ بوده و جریان خاموشی mAشده نیز کوچک است. با استفاده از نتایج شبیه سازی و ساخت نمونه آزمایشگاهی به صورت برد مدار چاپی می توان مشاهده نمود که بافر ولتاژ پیشنهادی می تواند بصورت موثر اسپایک های ولتاژ گذرا را کاهش دهد.

نویسندگان

پرویز امیری

دانشگاه تربیت دبیر شهید رجایی-دانشکده مهندسی برق و کامپیوتر

جمیل صدوقی

دانشگاه شهید رجایی