مبدل آنالوگ به دیجیتال تقریب متوالی ۸ بیتی توان پایین در تکنولوژی ۴۵ نانومتر

سال انتشار: 1400
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 439

فایل این مقاله در 13 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

COMCONF08_018

تاریخ نمایه سازی: 8 آبان 1400

چکیده مقاله:

طراحی مبدلهای آنالوگ به دیجیتال، بخش ضروری سیستم هایی هستند که در آنها پردازش سیگنال انجام می گیرد. ازکاربردهای مانند مخابرات بیسیم، پردازش تصویر و تجهیزات پزشکی نیاز به مبدل هایی است که علاوه بر دارا بودن تعدادبیت های خروجی بالا، بتوانند با سرعت مناسبی از سیگنال ورودی نمونه برداری کنند. بلوک های اصلی این مبدل، مدار نمونهبردار و نگهدارنده Boosted Clock، مقایسه گر دینامیکی، رجیستر تقریب متوالی، مبدل دیجیتال به آنالوگ می باشد. از بحث های مهم این طراحی برای کاهش توان مصرفی می توان به ساختار مقایسه گر و بلوک داخلی رجیستر تقریب متوالی اشارهکرد. رزولوشن ۸ بیت و توان مصرفی پایین در حد میکرو وات، بعنوان هدف اصلی طراحی انتخاب شده است. این مدار پیشنهادی در تکنولوژی ۴۵ نانومتر CMOS در کتابخانه شرکت TSMC تحت عنوان BSIM طراحی و در نرم افزار Hspice ۲۰۰۸ شبیه سازی شده است.

کلیدواژه ها:

مدار نمونه بردار و نگهدارنده ، Boosted Clock ، مقایسه گر دینامیکی ، رجیستر تقریب متوالی ، مبدل دیجیتال به آنالوگ ، مبدل آنالوگ به دیجیتال ، تقریب متوالی ، مبدلهای کم توان ، آرایه خازنی وزندهی شده

نویسندگان

محمدرضا پورکریمی خیاوی

کارشناسی ارشد برق الکترونیک، گروه برق و کامپیوتر، دانشکده فنی و مهندسی، دانشگاه محقق اردبیلی، اردبیل، ایران

جواد جاویدان

دانشیار گروه برق و کامپیوتر، دانشگاه محقق اردبیلی، اردبیل، ایران

علی برمکی

کارشناسی ارشد برق الکترونیک، گروه برق و کامپیوتر، دانشکده فنی و مهندسی، دانشگاه محقق اردبیلی، اردبیل، ایران

فاطمه رضائی

کارشناسی ارشد برق الکترونیک، گروه برق و کامپیوتر، دانشکده فنی و مهندسی، دانشگاه زنجان، زنجان، ایران