تاثیر متقابل فرکانس نمونه برداری و هزینه کنترل کننده های دیجیتال مبتنی برFPGA

سال انتشار: 1400
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 239

فایل این مقاله در 7 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

NREAS03_010

تاریخ نمایه سازی: 16 آبان 1400

چکیده مقاله:

فرکانس نمونه برداری در مبدلهای آنالوگ به دیجیتال محدودیتی است که باعث تاخیر در خروجی کنترل کننده های دیجیتال می شود. کارایی و عملکرد سیستم کنترل دیجیتال بطور قابل توجهی به فرکانس نمونه برداری بستگی دارد. در بیشتر مدارات های الکترونیک قدرت، فرکانس نمونه برداری پایین باعث کاهش عملکرد سیستم می شود. پایین ترین فرکانس نمونه برداری مدار با نرخ نایکوئیست مشخص می شود و بزرگترین فرکانس نمونه برداری توسط منابع سخت افزاری محدود می شود. در این مقاله تاثیر فرکانس نمونه برداری بر تعداد واحدهای عملکردی ، طول کلمه و در نهایت هزینه کنترل کننده های دیجیتال مبتنی بر FPGA مورد بررسی قرار گرفته است. مدار الکترونیک قدرت در نظر گرفته شده در این مقاله اینورتر سه فاز چهار ساق می باشد و سیستم کنترل دیجیتال آن مبتنی بر مدل کنترل پیش بین است. کنترل کننده دیجیتال روی FPGA اجرا می شود. با توجه به نتایج بدست آمده،تعداد واحدهای عملکردی و طول کلمه حداکثر فرکانس نمونه گیری را تعیین می کند . برای داشتن فرکانس نمونه برداری بزرگتر بایستی تعداد واحدهای محاسبه گر در کنترل کننده را افزایش داد که این عمل باعث افزایش هزینه پیاده سازی کنترل کننده خواهد شد.

نویسندگان

عبدالصمد حمیدی

استادیار گروه مهندسی برق-الکترونیک دانشگاه لرستان.

شهرام کریمی

استادیار گروه مهندسی برق دانشگاه رازی کرمانشاه.