ارائه روشی مبتنی بر الگوریتم بهینه سازی IWO جهت نگاشت در شبکه روی تراشه روی گراف VOPD

سال انتشار: 1401
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 170

فایل این مقاله در 10 صفحه با فرمت PDF و WORD قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICOCS05_043

تاریخ نمایه سازی: 7 شهریور 1401

چکیده مقاله:

با پیشرفت تکنولوژی، اکنون می توان صدها هسته را روی تراشه نیمه هادی سیلیکونی یا قالب سیلیکونی ادغام کرد. برای برقراری ارتباط بین این هسته ها به منابع زیادی نیاز است و منجر به مشکل ارتباط در سیستم روی تراشه می شود که با معرفی شبکه های روی تراشه حل می شود. شبکه روی تراشه، به دلیل طراحی مقاوم به خطا، جایگزین مکانیسم ارتباطی موجود بر روی تراشه در جدیدترین سیستم های VLSI می شود. با این حال، علاوه بر چالش های طراحی، شبکه روی تراشه به مکانیسمی برای نگاشت مناسب برنامه نیاز دارند تا حداکثر مزایا را از نظر تاخیر در سطح کاربرد، مصرف انرژی پلت فرم و توان عملیاتی سیستم ایجاد کنند. هرچه هزینه ارتباطی کمتر باشد، عملکرد شبکه روی تراشه بهتر و مصرف انرژی کمتر است. به طور مشابه، روش های هوش مصنوعی توجه خاصی به دست آورده اند. در این مقاله، یک روش نگاشت جدید برای شبکه روی تراشه روی گراف VOPD پیشنهاد شده است که بر اساس توپولوژی مش دوبعدی و الگوریتم مسیریابی XY است. این روش از قابلیت های هوش مصنوعی الگوریتم بهینه سازی IWO با الهام از طبیعت و پدیده های محیطی استفاده می کند.

کلیدواژه ها:

شبکه روی تراشه ، نگاشت ، گراف VOPD ، الگوریتم بهینه سازی IWO

نویسندگان

یوسف رحیمی اصل

گروه مهندسی کامپیوتر - موسسه آموزش عالی کارون واحد اهواز، اهواز، ایران