ضرب کننده دسیمال موازی

سال انتشار: 1391
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,215

فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICEE20_301

تاریخ نمایه سازی: 14 مرداد 1391

چکیده مقاله:

ضرب دسیمال را میتوان بعنوان یک عملیات تکرار شونده که با پیچیدگی ذاتی در پیاده سازی همراه است مورد بررسی قرار داد در این مقاله پس از انتخاب یکی از ضربه کننده های دسیمال موازی موجود و بررسی ان قسمت هایی از آن را تغییر داده ایم که منجر به بهبود توان مصرفی و مساحت ضرب کننده برروی ASIC و بهبود سرعت و مساحت آن برروی FPGA گردیده است دراین مقاله روند طراحی پیاده سازی و تمامی نتایج و گزارشهای حاصل از سنترمدار برروی FPGA ASIC به منظور مشاهده بهبودهای حاصل گزارش شده است.

نویسندگان

امین ملک پور

گروه کامپیوتر دانشگاه شهید بهشتی

علی جهانیان

دانشگاه شهید بهشتی

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • T. Lang and A. Nannarelli, "A radix-10 combinational multiplier, " ...
  • Va zquez, E. Antelo, and P. Montuschi, "A new family ...
  • G. Jaberipur and A. Kaivani, "Improving the speed of parallel ...
  • M. F. Cowlishaw, "Decimal floating-point algorism for computers." In Proc. ...
  • Institute of Electrical and Electronics Engineers, In IEEE Standarl for ...
  • L. Eisen et al, "IBM POWER6 accelerators: VMX and DFU, ...
  • F. Webb, "IBM z10: The Next- Generation Mainframe M icroprocessor, ...
  • http ://www. magmadesign .com, 2011. ...
  • نمایش کامل مراجع