بهبود سرعت مبدلهای تقریب متوالی با استفاده از ساختار درهم تنیدگی زمانی

سال انتشار: 1401
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 178

فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICNRTEE01_040

تاریخ نمایه سازی: 11 اردیبهشت 1402

چکیده مقاله:

پژوهشهای اخیر در توسعه مبدلهای آنالوگ به دیجیتال رجیستر تقریب متوالی (SAR (ADCS از نظر معماری و عملکرد این مبدل قابل توجه است ساختار این مبدل به دلیل غیر ضروری بودن تقویت کننده های ،عملیاتی برای فرآیندهای جدید CMOS مطلوب و مناسب به نظر میرسد. مبدل های SAR با استفاده از ساختار در هم تنیدگی زمانی میتوانند دستیابی به سرعت تبدیل بسیار بالا و با وضوح ۸ بیت را فراهم سازند. همچنین این مبدل برای دقت ۱۰ بیت با سرعت چند صد کیلو نمونه بر ثانیه در کاربردهای با مصرف انرژی بسیار کم نظیر گره های شبکه های حسگر بیسیم قابل استفاده است. این مقاله ضمن بررسی نوآوریهای جدید در مبدل SAR ، مصرف کم این مبدل و سایر مزایای آن برای استفاده در بسیاری از فرآیندهای مدرن CMOS را بررسی میکند

کلیدواژه ها:

افزونگی نیم بیت ، در هم تنیدگی زمانی ، کالیبراسیون ، مبدل رجیستر تقریب متوالی (SAR-ADC) ، مبدل دیجیتال به آنالوگ (DAC).

نویسندگان

اسماعیل فاطمی بهبهانی

گروه مهندسی برق، دانشکده مهندسی، دانشگاه صنعتی خاتم الانبیاء بهبهان، بهبهان.