طراحی مدار جمع کننده برگشت پذیر n+۱ بیتی با استفاده از پیشنهاد یک بلوک برگشت پذیر موثر با قابلیت حفظ توازن

سال انتشار: 1401
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 180

فایل این مقاله در 9 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

CEITCONF06_072

تاریخ نمایه سازی: 26 خرداد 1402

چکیده مقاله:

در سیستم های نانوتکنولوژی محاسبات کوانتومی می توانند در بهینه سازی توان مصرفی مدارهای CMOS با توان مصرفی کم استفاده شوند در این سیستم ها توان پایین بهره گیری از محاسبات کوانتومی و فناوری نانو،استفاده از منطق برگشت پذیر می باشد.در سال های اخیر توجه محققان برای طراحی مدارهایی با هدف کاهش اتلاف انرژی و کاربرد در محاسبات کوانتومی ،بهینه سای مصرف توان،حداقل سازی مدار در مقیاس نانو و حداقل سازی حرارت تولیدی،سبب شد تا منطق برگشت پذیر نقش مهمی در دنیای دیجیتال ایفا کند به این دلیل که در سیستم های مبتنی بر نانوتکنولوژی ،محاسبات کوانتومی می توانند در بهینه سازی توان مصرفی مدارهای CMOS با توان مصرفی کم استفاده شوند.در این مقاله ابتدا یک بلوک برگشت پذیر جدید با قابلیت حفظ توان پیشنهاد شده است. سپس با استفاده از بلوک پیشنهادی برگشت پذیر که نگهدارنده پریتی نیز هست یک طراحی بهینه و موثر از مدار جمع کننده برگشت پذیر RCA با قابلیت حفظ توازن را پیشنهاد داده ایم از این بلوک دیاگرام می توان برای طراحی مدارهای مختلف استفاده کرد و در مقایسه ی با سختار های پیشنهادی با نمونه های موجود،نشان می دهد که این مدار در انجام محاسبات کارآمد تر است

نویسندگان

محمد طالبی

شرکت برق منطقه ای خوزستان،اهواز،ایران

الهام یزدان ستا

دانشکده برق کامپیوتر ،دانشگاه شهید بهشتی،تهران ایران