Bang- Bang Clock and Data Recovery Circuits – A Survey

سال انتشار: 1392
نوع سند: مقاله ژورنالی
زبان: انگلیسی
مشاهده: 75

فایل این مقاله در 14 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

JR_TDMA-2-2_001

تاریخ نمایه سازی: 28 مرداد 1402

چکیده مقاله:

Nowadays, the volume of the data transported in telecommunication systems is noticeably growing, which means that the bandwidth required for data transmission is also increasing. However, due to high transmission speed of the data, those circuits are needed which can properly act at high speed (frequency). Clock and data recovery (CDR) circuit using bang-bang phase detector (BBPD) are widely used in communication systems mainly because of their high-frequency capabilities. However, bang-bang clock and data recovery (BBCDR) circuits are hard nonlinear systems due to the nonlinearity introduced by the binary phase detector (BPD). In this paper, first, architecture of BBCDR circuits is stated in addition to expressing basic concepts of clock and data recovery circuits. Since characteristics of frequency response of CDR are determined by jitter tolerance and jitter transfer characteristics, concepts of these characteristics are mentioned and the presented analyses are evaluated.

کلیدواژه ها:

نویسندگان

Hossein Miar Naimi

Babol University of Technology

Habib Adrang

Babol University of Technology

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • J. K. Kim, J. Kim, G. Kim and D. K. ...
  • N. Da Dalt, E. Thaller, P. Gregorius and L. Gazsi., ...
  • Y. S. Seo, J. W. Lee, H. J. Kim, Ch. ...
  • B. Razavi, “Challenges in the design of high-speed clock and ...
  • B. Razavi, Design of Integrated Circuit for Optical Communications, First ...
  • J. Savoj and B. Razavi, “A ۱۰Gb/s CMOS clock and ...
  • M. T. Hsieh and G. E. Sobelman, “Architectures for Multi-Gigabit ...
  • J. L. Sonntag and J. Stonick, “A Digital Clock and ...
  • S. Tertinek, J. P. Gleeson and O. Feely, “Binary Phase ...
  • N. Da Dalt, “Markov chains-based derivation of the phase detector ...
  • B. Chun and M. P. Kennedy, “Statistical properties of first-order ...
  • S. Tertinek, J. P. Gleeson, and O. Feely, “Statistical analysis ...
  • F. A. Musa and A. C. Carusone, “Modeling and design ...
  • S. Tertinek and O. Feely,“Output-jitter performance of second-order digital bang-bang ...
  • S. Cheng, H. Tong, J. Silva-Martinez and A. I. Karsilayan, ...
  • R. C. Walker, “Designing bang-bang PLLs for clock and data ...
  • J. Lee, K. S. Kundert and B. Razavi, “Analysis and ...
  • J. Li, J. Silva-Martinez, B. Brunn, Sh. Rokhsaz and M. ...
  • H. adrang and H. Miar Naimi, “Modeling of Jitter in ...
  • نمایش کامل مراجع