ارائه یک فلیپ فلاپ غیر فرار، کم مصرف و سریع مبتنی بر NCFET با قابلیت پشتیبان گیری همزمان برای محاسبات غیر فرار
سال انتشار: 1403
نوع سند: مقاله ژورنالی
زبان: فارسی
مشاهده: 35
فایل این مقاله در 9 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
JR_TJEE-54-1_004
تاریخ نمایه سازی: 29 اردیبهشت 1403
چکیده مقاله:
در مدارهای محاسباتی، قطع غیرمنتظره منبع ولتاژ باعث از دست رفتن داده ها و انجام مجدد محاسبات می شود. این امر باعث کاهش سرعت محاسبات و افزایش توان مصرفی می گردد. در نتیجه امروزه طراحی مدارهای محاسباتی با استفاده از عناصر غیرفرار بسیار مورد توجه قرار گرفته است. در این مدارها پیاده سازی تکنیک power-gating که نقش مهمی در کاهش توان نشتی ایفا می کند آسان تر و کم هزینه تر است. در مدارهای غیرفراری که تاکنون پیشنهاد شده است از یک مدار پشتیبان گیر مجزا استفاده می شود که در فاصله های زمانی مشخص، عمل ذخیره سازی حالت D-flip-flop های روی تراشه را انجام می دهد. اما استفاده از مدار پشتیبان گیر مجزا، در نهایت منجر به افزایش توان مصرفی کل، سطح اشغال شده، و کاهش سرعت محاسبات می گردد. علاوه براین، مدار پشتیبان گیر به سیگنال های کنترلی خارجی نیازمند است که پیچیدگی سیستم را افزایش می دهد. برای حل این مشکلات، در این مقاله یک فلیپ فلاپ غیر فرار جدید، با قابلیت پشتیبان گیری همزمان از داده، پیشنهاد شده است که برای پیشبرد اساسی الگوی محاسبات غیرفرار، از ترانزیستور فروالکتریک NCFET استفاده می کند. فلیپ فلاپ پیشنهاد شده برای عملیات پشتیبان گیری و بازیابی، انرژی در سطح fJ و تاخیری در سطح ps دارد.
کلیدواژه ها:
نویسندگان
راحله عباسی
دانشجوی کارشناسی ارشد، دانشکده مهندسی کامپیوتر، دانشگاه شهید باهنر کرمان، کرمان، ایران
وحید جمشیدی
استادیار، دانشکده مهندسی کامپیوتر، دانشگاه شهید باهنر کرمان، کرمان، ایران
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :