تخصیص بهینه افزونگی در مدارهای دیجیتال جهت بهبود قابلیت اطمینان

سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 657

فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

DCEAEM01_181

تاریخ نمایه سازی: 18 دی 1393

چکیده مقاله:

باتوجه به پیشرفت فن آوری وساخت قطعات درابعادنانومتری طراحی یک مدارباقلیت تحمل پذیری خطا درسالهای اخیر موردتوجه قرارگرفته است بطور معمول برای افزیاش قابلیت اطمینان ازروش افزونگی استفاده میشود که هزینه افزایش فضای مصرفی را به دنبال خواهد داشت به منظور کاهش این هزینه ازروشهای انتخابی استفاده میشود مساله اصلی یافتن زیرمجموعه ای ازقطعات برای اعمال افزونگی است دراین مقاله یک روش برمبنای فرایند بهینه سازی برای انتخاب بهترین زیرمجموعه ازبین معماریهای ممکن ارایه شده است برای نشان دادن کارایی روش پیشنهادی نتایج عددی حاصل ازچندنمونه درمقایسه با روش استاندارافزونگی سه تایی آورده شده است

نویسندگان

مریم شجاعی

گروه مهندسی برق دانشکده فنی ومهندسی دانشگاه شهید باهنر کرمان

علی ماهانی

گروه مهندسی برق دانشکده فنی ومهندسی دانشگاه شهید باهنر کرمان

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • M. PO O L A K K APARAMB IL, J. ...
  • A. NAMAZI, M. NOURANI, AND M. SAQUIB, " A FAULT ...
  • M. AUGUSTIN, _ GOSSEL, AND R. KRAEMER, _ 'REDUCNG THE ...
  • T. BAN AND L. NAVINER, _ _ PROGRES SIVE MODULE ...
  • A. H. EL-MALEH AND F. C. OUGHALI, " A GENE ...
  • O. RUANO, J. A. MAESTRO, AND P. REVIRIEGO, " A ...
  • T. BAN AND L. A. DE BARROS NAVINER, " A ...
  • MICR OELECTR ONICS RELIA BILITY, VOL. 48, PP. 1586-1591, 2008. ...
  • F. TILLMAN, C.-L. HW ANG, L.-T. FAN, AND S. A. ...
  • K .S. LEE AND , W. GEEM, " A NEW ...
  • نمایش کامل مراجع