طراحی کم توان ASIC برای عملگر فراخش در پردازش تصویر دودویی

سال انتشار: 1385
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,801

فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد

این مقاله در بخشهای موضوعی زیر دسته بندی شده است:

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICMVIP04_061

تاریخ نمایه سازی: 21 دی 1386

چکیده مقاله:

پردازش مورفولوژیکی بیدرنگ از مهمترین تکنیکهای آنالیز و بررسی اشکال موجود در یک تصویر است و از کاربردهای آن میتوان به آشارسازی لبه، حذف نویز، ناحیه- بندی و هموارسازی تصویر اشاره کرد. از آنجا که در بسیاری از کاربردهای پردازش تصویر، نیاز به پردازشهای مورفولوژیک داریم، پژوهشهای زیادی برای پیادهسازی بی- درنگ عملگرهای مورفولوژی صورت گرفته است. در این مقاله یک ساختار جدید برای پیادهسازی بیدرنگ عملگر فراخش مورفولوژی دودویی با استفاده از معماری خط- لولهای تموجی ترکیبی ارائه میشود. این ساختار با استفاده از کد Verilog HDL درتکنولوژی μm CMOS 0/18 پیادهسازی میگردد. با تغییر تعداد محدودی از گیتهای پایه در این ساختار میتوان از آن برای اجرای عملگر فرسایش و در نتیجه عملگرهای بستن و گشایش نیز استفاده نمود. نتایج شبیهسازی نشان میدهد که معماری خطلولهای تموجی ترکیبی نسبت به ساختار خطلولهای معمولی که عموماً در پیادهسازی عملگرهای مورفولوژی استفاده میشود، دارای سرعت بالاتر، پیچیدگی سختافزاری کمتر و توان مصرفی پایینتر است. همچنین این معماری نسبت به ساختار خطلولهای تموجی سریعتر است و مشکلات این معماری مانند محدودیتهای تعیین حداقل و حداکثر فرکانس پالس ساعت و متعادل کردن تأخیر مسیرها را ندارد.این تراشه قادر است یک تصویر با ابعاد 1024 ´1024 را با استفاده از یک عنصرساختاری 21´در مدت 21 214/64μs فراخش دهد و تا فرکانسGHz 5 کار کند. توان مصرفی در فرکانسGH با منبع تغذیه V 4/167 برابر 410 و mW 1/8 0/075 است. این ساختار نسبت به mm سطح تراشه برابر 2 55 % بهبود در کاهش سطح / ساختار خطلولهای معمولی، 1 تراشه، 71 % بهبود در کاهش توان مصرفی و 20 % بهبود در افزایش سرعت دارد.

کلیدواژه ها:

پردازش بیدرنگ تصویر ، فراخش ، مورفولوژی دودویی ، CMOS ، ASIC خطلولهای تموجی ترکیبی

نویسندگان

مهدیه حاجی رحیمی

دانشگاه تربیت مدرس

احسان اله کبیر

دانشگاه تربیت مدرس

عبدالرضا نبوی

دانشگاه تربیت مدرس

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • م. حاجی‌رحیمی، " طراحی تراشه ASIC برای عملیات بی‌درنگ مورفولوژی ...
  • H.G. Yu, "Morphological Image Segmentation For Co-Aligned Multiple Images Using ...
  • M. Duff, "Parallee Processor For Digital Image Processing", Advances In ...
  • K. E. Batcher, "Design Of A Massively Parallel Processor', IEEE ...
  • S. Wilson, "The pixie-5000_A Systolic Array processor", In Proc. IEEE ...
  • M. J. Kimmel, R. S. Jaffe, J. R. Mandeville and ...
  • E. W. Kent and S. L. Tanimoto, "Hierarchical Cell Logic ...
  • R. M. lougheed, D. L. McCubbrey and S. R. Sternberg, ...
  • A.C.P. Loui, A.N. Vene tsanopoulos and K.C.Smith, ، Flexible Architecture ...
  • E.N. Malamas and A.G. Malamos, "Fast Implementation of Binary Morphological ...
  • H. Hedberg, F. Kristensen, P. Nilsson, and V. Owall, "A ...
  • R.C .Gonzale, R.E .Woods, Digital image processing, 2nd ed. Prentice-Hall, ...
  • R. M. Haralic, S. R. Sternberg and X. Zhuang, "Image ...
  • J. Serra, Image Analysis And Mathematical Morphology. New York:Academic Press, ...
  • F. Y. C. Shih and O. R. Mitchell, "Threshold Decomposition ...
  • M. Hajirahimi, A. Nabavi and E. Kabir, ،A Low- Power ...
  • نمایش کامل مراجع