تحملپذیری خرابی در جمع کنندههای چندعملوندیBCD

سال انتشار: 1395
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 522

فایل این مقاله در 14 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

CSITM03_028

تاریخ نمایه سازی: 26 شهریور 1395

چکیده مقاله:

با توجه به وابسته بودن کاربردهایی مانند محاسبات مالی، تجاری و انجام عملیات بانکی به عملیات جمع و ضرب دهدهی و همچنین در دسترس بودن سختافزارهای سریع، انجام مستقیم محاسبات دهدهی با سرعت بالا به جای محاسبات دودویی مورد توجه قرار گرفته است. در این میان، انجام عملیات جمع چندعملوندی سریع به عنوان روشی برای انجام عملیات ضرب سریع دهدهی اهمیت ویژهای دارد. از طرف دیگر، با پیشرفت روزافزون فناوریهای ساخت مدارهای مجتمع، آسیبپذیری این مدارها در برابر عوامل محیطی، هم حین ساخت و هم حین استفاده، افزایش یافته است. بنابراین، در این مقاله روشهایی برای بهبود تحملپذیری خرابی در جمعکنندههای چندعملوندی BCD معرفی میشود. نخست، یک مدار چک کننده برای بررسی معتبر بودن خروجی این نوع مدارها ارائه میگردد. سپس، مدار محاسبه مانده بر ۳ مناسب برای تشخیص یک یا چند خطای همزمان، مخصوص این نوع از جمعکنندهها ارائه میشود. علاوه بر این، با بهرهبرداری از یک نوع افزونگی زمانی، سربار سختافزاری مدار پیشنهادی کاهش مییابد. شبیهسازیها نشان میدهد تشخیص خطاهای منفرد یا چندگانه در این نوع از جمعکنندهها با توجه به سربارهای لازم، بهبود مناسبی یافته است.

کلیدواژه ها:

تحملپذیری خرابی ، تشخیص خطا ، کدهای مانده ، نمایش BCD. افزونگی زمانی

نویسندگان

محدثه نصیری کناری

کارشناسی ارشد کامپیوتر، دانشکده مهندسی برق و کامپیوتر، دانشگاه صنعتی نوشیروانی بابل

مجتبی ولی نتایج

استادیار دانشکده مهندسی برق و کامپیوتر، دانشگاه صنعتی نوشیروانی بابل،

حمید جزایری

استادیار دانشکده مهندسی برق و کامپیوتر، دانشگاه صنعتی نوشیروانی بابل،

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • new single-error correction secheme based on self 4Aه [14] Y. ...
  • A.V. Burks, H.H. Goldstine, and J. von Neumann, "Preliminary Discussion ...
  • M.A. Erle and M. Schulte, "Decimal Multiplication via Carry-Save Addition, ...
  • Y. You, Y.D. Kim, and J.H. Choi, "Dynamic Decimal Adder ...
  • B. B. Agarwal, M. Gupta, and S. P. Tayal, SOFTWARE ...
  • P. Ramachandran, S. Adve, P. Bose, and J. Rivers, "Metrics ...
  • J. Srinivasan, S. Adve, P. Bose, and J. Rivers, _ ...
  • B. Parhami, "Defect, fault, error.... or failure?? IEEE Transactions on ...
  • S. Mukherjee, J. Emer, and S. Reinhardt, _ soft error ...
  • I. Koren and C. M. Krishna, Fault Tolerat Systems, Els ...
  • D. Lipetz and E. Schwarz, "Self checking in current floating-point ...
  • R. Forsati, K. Faez, F. Moradi, and A. Rahbar, _ ...
  • algorithms for error-coded operands, IEEE Transactions on Computers, vol. C-22, ...
  • J. C. Lo, S. Thanawastien, and T. Rao, "Berger check ...
  • E. Di Claudio, _ Orlandi, and F. Piazza, _ systolic ...
  • F. Barsi and P Maestrini, :Error correcting properties of redundant ...
  • S. Eivazi, A. Eivazi, and G. Javid, :Error detection via ...
  • V. T. Goh and M. Siddiqi, "Multiple error detection and ...
  • S. Dutt and F. Hanchek, "REMOD: a new methodology for ...
  • J. Patel and L. Fung, :Concurrent error detection in _ ...
  • J. Patel and L. Fung, :Concurrent error detection in multiply ...
  • B. Johnson, J. Ayor, and H. Hana, "Efficient us of ...
  • S. A. Arian and M. Gumusel, :HPTR: Hardware partition in ...
  • Y. Hsu and E. Swartzlander Jr. "Time redundant error correcting ...
  • W. Townsend, J. Abraham, and E. Swartzlander Jr. "Quadruple time ...
  • R. D. Kenney and M. J. Schulte, "High speed multioperand ...
  • T. B. Juang, H. H. Peng, and C.T. Kuo "Area-efficient ...
  • D. Lipetz and E. Schwarz. "Self checking in current floating-point ...
  • A. Vazquez, E. Antelo and P. Montuschi, "Improved Design of ...
  • Double Residue Redundancy ...
  • نمایش کامل مراجع