بهرهبرداری از محاسبات با دقت کاهشیافته در طراحی جمع کننده/تفریق کننده ممیز-شناور تحملپذیر اشکال

سال انتشار: 1395
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 427

فایل این مقاله در 11 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

CSITM03_041

تاریخ نمایه سازی: 26 شهریور 1395

چکیده مقاله:

این مقاله یک معماری تحملپذیر اشکال جدید را برای جمعکننده/تفریقکنندههای ممیز-شناور ارائه میدهد که در آن قابلیت تحملپذیری اشکال با کاهش دقت خروجی محاسبات بدست میآید. بدین معنی که بخشی از بیتهای کمارزشتر مقادیر ممیز- شناوری که در محاسبات استفاده میشوند، حذف میگردند. در نتیجه این کار، بخشی از مدار آزاد میشود که میتوان از آن برای فراهمکردن محاسبات افزونه و برقراری قابلیت تشخیص خطا استفاده کرد. در واقع، هزینه سختافزاری طرح پایه با کاهش دقت محاسبات کاهش مییابد. سپس، افزونگی مناسب برای فراهمکردن قابلیت تشخیص خطا بهکار برده میشود تا هزینه سختافزاری کل تقریباً مشابه طرح پایه شود. در این روش، با پذیرفتن درصدهایی قابل قبول از خطای محاسباتی در خروجی، میتوان به یک طرح قابل اطمینان در برابر انواع اشکالهای دائمی و گذرا دست یافت. نتایج پیادهسازی نشان میدهد که حفظ ۲۱ بیت مانتیس برای دست یافتن به یک جمعکننده/تفریقکننده ممیز-شناور با قابلیت تشخیص خطا به جای ۲۳ بیت مانتیس اولیه در جمعکننده/تفریقکننده پایه بر اساس استاندارد IEEE--۷۴ با سربار مساحت و توان کم مناسب است. همچنین در این مقاله، یک معماری جدید جمعکننده/تفریقکننده ممیز-شناور که در دو مد کاری عادی و تحملپذیر اشکال با قابلیت تشخیص خطا عمل میکند، ارائه میشود

کلیدواژه ها:

تحملپذیری اشکال ، دقت کاهش یافته ، جمع کننده/تفریق کننده ممیز-شناور ، تشخیص خطا

نویسندگان

مریم مهاجر

کارشناسی ارشد کامپیوتر، دانشکده مهندسی برق و کامپیوتر، دانشگاه صنعتی نوشیروانی بابل.

مجتبی ولینتاج

استادیار دانشکده مهندسی برق و کامپیوتر، دانشگاه صنعتی نوشیروانی بابل.

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • C.H. Yu, K. Chung, D. Kim, and L.S Kim, "An ...
  • L. Huang, M. Lai, K. Dai, and H. Yue, "Hardware ...
  • B. Nicolescu, N. Lgnat, Y. Savaria, and G. Nicolescu, "Analysis ...
  • T. Karnik, and P. Hazucha, _ _ Characteriz ation of ...
  • S.C. Lai, S.L Lu, K. Lai, and J.K Peir, "Ditto ...
  • M. Pflanz, K. Walther, H.T. Vierhaus, "On-1ine Error Detection Techniques ...
  • N. Ohkubo et al., "A fault-detecting 400 MHz floating-point unit ...
  • J. Ying, F. Tong, D. Nagle, and R. A. Rutenbar, ...
  • P.J. Eibl, A.D. Cook, and D.J. Sorin, "Reduced Precision Checking ...
  • K. Seetharam, L.C.T. Keh, R. Nathan, and D.J. Sorin., "Applying ...
  • Parhami, B., "Computer Arithmetic, Algorithm and Hardware Design, _ Oxford ...
  • B. Castillo, "Design of Single Precision Flot Adder (32-bit numbers) ...
  • نمایش کامل مراجع