طراحی سلول های تمام جمع کننده تک بیتی با قابلیت اطمینان و کارایی بالا
محل انتشار: چهاردهمین کنفرانس سالانه انجمن کامپیوتر ایران
سال انتشار: 1387
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 4,442
فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ACCSI14_068
تاریخ نمایه سازی: 26 مهر 1387
چکیده مقاله:
در این مقاله دو مدار تمام جمع کننده تک بیتی با سرعت بالا و توان مصرفی کم راایه شده است. تمامی گره های این دو مدار از نوسان ولتاژ کامل (Full Voltage Swing) برخوردارند که باعث کاهش حساسیت آنها نسبت به نویز و افزایش قابلیت اطمینان می شود. مدارهای ارایه شده به همراه چندین مدار تمام جمع کننده جدید در محیطی واقعی توسط نرم افزار HSPICE و با تکنولوژی 90 CMOS نانومتر شبیه سازی شده اند. نتایج شبیه سازی برتری طرح های ارایه شده را نسبت به دیگر مدارها، از لحاظ سرعت و توان مصرفی، نشان می دهد. به سبب سرعت بالا و توان مصرفی پایین و ساختار ساده مدارهای ارایه شده، آنها را می توان به طور موثر در سیستم های بر تراشه و سیستم های تعبیه شده مجتمع سازی کرد.
کلیدواژه ها:
نویسندگان
محمد حسین معیری
آزمایشگاه میکروالکترونیک دانشگاه شهید بهشتی
رضا فقیه میرزایی
آزمایشگاه فناوری نانو و محاسبات کوانتومی دانشگاه شهید بهشتی
کیوان ناوی
دانشکده مهندسی برق و کامپیوتر دانشگاه شهید بهشتی
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :