پیاده سازی ممریستوری الگوی یادگیری سیناپسی TSTDP

سال انتشار: 1395
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 591

فایل این مقاله در 14 صفحه با فرمت PDF و WORD قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ELEMECHCONF04_459

تاریخ نمایه سازی: 11 مرداد 1396

چکیده مقاله:

الگوی یادگیری سیناپسی وابسته به زمان بندی اسپایک (STDP)، توانایی سیناپس ها برای تغییر قدرت و کارایی خود بر مبنای زمان بندی دقیق بین اسپایک های پیش و پس سیناپسی می باشد. این الگو که در سال 1993 توسط گرستنر دانشمند آلمانی ارایه گردید، هم اکنون دارای انشعابات گوناگون و جدیدتری شده است. به عنوان نمونه، الگوی یادگیری TSTDP یک گونه پیشرفته تر از الگوی یادگیری سیناپسی STDP است که در مقایسه با الگوی یادگیری سنتی تر PSTDP منجر به ظرفیت های یادگیری بهبود یافته-تری می گردد. این الگو قادر است نتایج بسیاری از آزمایش های واقعی مغزی را بازتکرار کند و این در حالیست که قاعده سنتی PSTDP در پیش بینی بسیاری از این نتایج ناتوان است. در این مقاله یک مدار ممریستوری جدید شامل سه ممریستور وابسته به ولتاژ، برای پیاده سازی الگوی TSTDP ارایه می گردد. نتایج شبیه-سازی ها نشان می دهند که این مدار ممریستوری می تواند تغییرات وزن سیناپسی ناشی از اختلاف زمانی بین اسپایک ها را به درستی پیش بینی کند. بنابراین می توان گفت که این مدار یک گام ابتدایی برای ساخت یک طراحی ممریستوری غیرهمزمان است که بتواند الگوی TSTDP را پیاده سازی کند. چنین طرحی می تواند پیاده سازی سیستم های نورومورفیک پیشرفته دارای ابعاد بزرگ را ساده تر کند تا بتوان از آنها برای انجام کارهای مهندسی واقعی مانند دسته بندی الگوها بهره جست.

کلیدواژه ها:

ممریستور ، سیناپس ، اسپایک ، الگوی یادگیری STDP (یادگیری وابسته به زمان بندی اسپایک)

نویسندگان

ثریا رستگار

گروه مهندسی برق، دانشکده فنی و مهندسی، دانشگاه ایلام، ایلام، ایران.

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • Wijekoon, J., and Dudek, P. (2008). Compact silicon neuron circuit ...
  • Livi, P., and Indiveri, _ (2009). A current-mode _ onductance-b ...
  • Rangan, V., Ghosh, A., Aparin, V., and C auwenberghs _ ...
  • Merolla, P., Arthur, J., Akopyan, F., Imam, N., Manohar, R., ...
  • Joubert, A., Belhadj, B., Temam, O., and Heliot, R. (2012) ...
  • Hebb, D. O. (1949). The Organization of Behavior. New York: ...
  • Gerstner, W., Ritz, R., Hemmen, J. L. (1993). Why spikes? ...
  • Gerstner, W., Kempter, R., Leo van Hemmen, J., and Wagner, ...
  • Young, J. M. (2007). Cortical reorg anization consistent with spike ...
  • Finelli, L. A., Haney, S., Bazhenov, M., Stopfer, M., and ...
  • Snider, G. S. (2008). S pike- Timin g-Dependent Learning in ...
  • Indiveri, G., Chicca, E., and Douglas, R. (2006). A VLSI ...
  • Fieres, J., Schemmel, J., and Meier, K. (2008). Realizing biological ...
  • Khan, M., Lester, D., Plana, L., Rast, A., Jin, X., ...
  • Zamarreio -Ramo _ C., C amuias-Mes a, L. A., Perez ...
  • R. C. Froemke and Y. Dan, ،، Spike -timing- dependent ...
  • J. P. Pfister and W. Gerstner, *Triplets of spikes in ...
  • M. Hart, N. Taylor, and J. Taylor, ،، Und erstanding ...
  • M. R. Azghadi, S. Al-Sarawi, D. Abbott and N. Iannella, ...
  • M. R. Azghadi, S. Moradi, D. B. Fasnacht, M. S. ...
  • M. R. Azghadi, N. lannella, S. Al-Sarawi and D. Abbott, ...
  • - The missing circuit element, ? IEEE Trans. Circuit Theory, ...
  • D. B. Strukov, G. S. Snider, D. R. Stewart and ...
  • M. R. Azghadi, N. Iannella, _ F. Al-Sarawi, G. Indiveri ...
  • P. Sjstrim, G. Turrigiano and S. Nelson, *Rate, timing, and ...
  • H. Wang, R. Gerkin, D. Nauen and G. Bi, ،4Coactivation ...
  • L. Chua, ،If itvs pinched it*s a memristor, S emiconductor ...
  • G. Q. Bi and M. M. Poo, *Synaptic modifications in ...
  • M. R. Azghadi, S. Al-Sarawi, N. Iannella, and D. Abbott, ...
  • Mead, C. (1989). Analog VLSI and Neural Systems. Reading, MA: ...
  • نمایش کامل مراجع