شبیه سازی مدارCBSC با استفاده از مقایسه کننده دینامیک لچ

سال انتشار: 1396
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 368

فایل این مقاله در 22 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICELE02_332

تاریخ نمایه سازی: 7 اسفند 1396

چکیده مقاله:

طراحی تقویت کننده عملیاتی نسبت به طراحی مدارهای کلیدزنی-خازنی بسیار مشکلتر است بنابراین مدارکلیدزنی-خازنی برپایه مقایسه کننده (CBSC) به وجود آمده است که در مدار پیشنهاد شده به جای استفاده از مقایسه کننده های پیوسته در زمان از یک مقایسه کننده بر پایه دینامیک لچ استفاده شده است که سبب میشود همراه با افزایش سرعت نیاز به افزایش توان مصرفی مدار نباشد در این مقاله شبیه سازی بر اساس تکنولوژی 90nm انجام شده است. در مدار CBSC از مقایسه کننده لچ دینامیک با تعقیب دوبل با تاخیر 130ps و مصرف توان 190uw استفاده شده است و زمان لازم برای تولید خروجی مناسب در مدار CBSC ، 2/1ns است در مدار نمونه بردار نیز از سوییچ خود راهانداز با بایاس بدنه استفاده شده است تا اعوجاج وابستگی مقاومت سوییچ به VGS و Vth به حداقل برسد

نویسندگان

عطا اکبری فر

گروه الکترونیک، دانشکده مهندسی برق، دانشگاه تربیت دبیر شهید رجایی، تهران، ایران

پرویز امیری

استادیار گروه الکترونیک، دانشگاه تربیت دبیر شهید رجایی، تهران، ایران